Aug 02, 2020
09:12 PM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Aug 02, 2020
09:12 PM
Hi
I want to translate KBA218905, please confirm to my work.
Regards,
Nino
2 Replies
Aug 07, 2020
01:50 AM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Aug 07, 2020
01:50 AM
Hi, Nino-san
Confirm to work this KBA.
Thanks
Jenna
Jenna Jo
Aug 10, 2020
04:29 PM
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Aug 10, 2020
04:29 PM
タイトル:HyperFlashとHyperRAMデバイスのCS#ピンアサイメントの違い – KBA218905
content.librarianが 2017/03/22 0:54 に作成。MichaelF_56 が2017/09/01 17:35 に変更。
Version: **
質問:
HyperFlashとHyperRAMは何故異なるCS#ピンアサイメントですか?
回答:
HyperRAMとHyperFlashデバイスは、下記の接続ダイアグラムで図示されているように、CS#以外は同じ信号をシェアしています。シングルバスでHyperFlashおよびHyperRAMを実装すると、Quad SPI/SDRAMソリューションと比較して、ピンおよびバスの数を削減できます。幾つかの設計ではスペース制約があり、2つのメモリーパッケージに対応できません。HyperFlashおよびHyperRAMの両方に対応する1つのフットプリントを持つことで、設計でHyperFlash、HyperRAMまたはHyperFlash+HyperRAMの任意の組み合わせを使用することができます。これはマルチチップパッケージ(MCP)でHyperRAMおよびHyperFlashの組み合わせも可能にし、CS#以外の全ての信号をシェアすることができます。
156 閲覧 カテゴリ: Other タグ: