Static Timing Analysis

Project : mlxsensor
Build Time : 09/16/15 14:25:24
Device : CY8C4247LQI-BL483
Temperature : -40C - 85C
VDDA : 3.30
VDDA_CTB : 3.30
VDDD : 3.30
VDDIO : 3.30
VDDR_BGLS : 3.30
VDDR_HF : 3.30
VDDR_HLS : 3.30
VDDR_LF : 3.30
VDDR_SYN : 3.30
Voltage : 3.3
Expand All | Collapse All | Show All Paths | Hide All Paths
+ Timing Violation Section
No Timing Violations
+ Clock Summary Section
Clock Domain Nominal Frequency Required Frequency Maximum Frequency Violation
CyECO CyECO 24.000 MHz 24.000 MHz N/A
CyHFCLK CyHFCLK 48.000 MHz 48.000 MHz N/A
UART_1_SCBCLK CyHFCLK 1.371 MHz 1.371 MHz N/A
I2C_1_SCBCLK CyHFCLK 8.000 MHz 8.000 MHz N/A
CyILO CyILO 32.000 kHz 32.000 kHz N/A
CyIMO CyIMO 48.000 MHz 48.000 MHz N/A
CyLFCLK CyLFCLK 32.768 kHz 32.768 kHz N/A
CyRouted1 CyRouted1 48.000 MHz 48.000 MHz N/A
CySYSCLK CySYSCLK 48.000 MHz 48.000 MHz N/A
CyWCO CyWCO 32.768 kHz 32.768 kHz N/A
I2C_1_SCBCLK(FFB) I2C_1_SCBCLK(FFB) 8.000 MHz 8.000 MHz N/A
UART_1_SCBCLK(FFB) UART_1_SCBCLK(FFB) 1.371 MHz 1.371 MHz N/A