- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- Permalink
- 印刷
- 不適切なコンテンツを報告
お世話になっております。
PSoC4でSPI SlaveのSSについてpositive edge/negative edgeそれぞれを
割込みのトリガに使いたいのですが何か方法はありますでしょうか?
以上、よろしくお願いいたします。
解決済! 解決策の投稿を見る。
- ラベル:
-
PSoC 4 MCU
- タグ:
- spi
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- Permalink
- 印刷
- 不適切なコンテンツを報告
CE209976を参考にしていただければと思います。
大まかな概要としては、ssの信号をsmartI/Oを介してGPIO pinと接続するといった内容です。
よろしくお願いします。
Infineon Technologies
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- Permalink
- 印刷
- 不適切なコンテンツを報告
CE209976を参考にしていただければと思います。
大まかな概要としては、ssの信号をsmartI/Oを介してGPIO pinと接続するといった内容です。
よろしくお願いします。
Infineon Technologies
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- Permalink
- 印刷
- 不適切なコンテンツを報告
お世話になっております。
ご回答ありがとうございました。
smart I/Oを使用する以外では難しいでしょうか?
現状SmartI/Oを持たないポートへSPIを割り振っております。
ポート移動の検討が出来ないが確認いたしますが、
次善策がございましたらご教示願います。
以上、よろしくお願いいたします。
- 新着としてマーク
- ブックマーク
- 購読
- ミュート
- RSS フィードを購読する
- Permalink
- 印刷
- 不適切なコンテンツを報告
- smart I/Oを使用する以外では難しいでしょうか?
A. これはお考えのUsecase、Applicationに対してss pinをどの様にinterrupt triggerとして使用するかによります。
例えば、Deep sleepモードからのWake upのためのinterruptである場合は、Smart I/Oは必要ありません。
SPI slave ss pinに直接GPIO pinをつなげて試したところerrorは出ませんでした。
念のため、本件のprojectにて正常に動作するかも試してみてください。
Infineon Technologies