关于 PSoC4 未使用引脚在低 POWER_DRILL2GO下的连接处理。

公告

大中华汽车电子生态圈社区并入开发者社区- 更多资讯点击此

Tip / 登入 to post questions, reply, level up, and achieve exciting badges. Know more

cross mob
Translation_Bot
Community Manager
Community Manager
Community Manager

嗨,英飞凌。

 

设备为 CY8C4045AZI-S413。

我认为让 PSoC4 未使用的引脚保持浮动状态是可以的。

 

但是,将这种浮动连接过程更改为GND连接是否有可能有助于降低 POWER_DRILL2GO 消耗?

或者,即使将未使用的引脚悬空或将它们 MULTICH_CONNECT_PCB 到 GND,电流消耗是否保持不变?

 

最诚挚的问候。

YuMa

smartconx_target@Q!w2e3r4t5y6u7i8o9p0||/t5/PSoC-4/Regarding-connection-processing-for-PSoC4-unused-pins-at-low-power/td-p/680544

0 点赞
1 解答
Translation_Bot
Community Manager
Community Manager
Community Manager

将未使用的引脚保持浮动状态通常是可以接受的,不会在正常操作中造成任何问题。 但是,将未使用的引脚接地 (GND) 可以在降低 POWER_DRILL2GO 消耗和电磁干扰 (EMI) 方面提供优势。

 

当引脚悬空时,它可以作为天线 EVAL_2K4W_ACT_BRD_S7 并从环境中拾取噪声,这可能导致 POWER_DRILL2GO 消耗增加和潜在的 EMI 问题。 将未使用的引脚连接到GND有助于降低这种噪声并降低 POWER_DRILL2GO 消耗。

 

根据 CY8C4045AZI-S413 PSoC™ 4 器件的数据表,GPIO 引脚可以配置为在不同的模式下工作,包括仅输入模式,其中引脚为高阻抗,可以悬空或连接到 GND。 使未使用的引脚悬空或将其连接到 GND 不会对器件的 POWER_DRILL2GO 消耗产生显着影响。

 

但是,在低 应用中,仍建议将未使用的引脚MULTICH_CONNECT_PCB POWER_DRILL2GOGND,以最大限度地降低噪声和潜在的EMI问题。这在敏感应用中尤为重要,因为每一毫瓦的 POWER_DRILL2GO 消耗都很重要。

 

总之,虽然 CY8C4045AZI-S413 PSoC™ 4 器件上未使用的引脚悬空不会对 POWER_DRILL2GO 消耗产生重大影响,但将它们连接到 GND 可以在降低噪声和 EMI 方面提供优势。 选择最终取决于您的应用程序的具体要求以及任何相关的设计指南或法规。

smartconx_target@Q!w2e3r4t5y6u7i8o9p0||/t5/PSoC-4/Regarding-connection-processing-for-PSoC4-unused-pins-at-low-power/m-p/680907

在原帖中查看解决方案

0 点赞
5 回复数
Translation_Bot
Community Manager
Community Manager
Community Manager

嗨 @YuMa_1534086

将所有未使用的 GPIO 配置为模拟高阻态,以降低 POWER_DRILL2GO 消耗。 有关更多详细信息,请参阅下面提到的文档中的 GPIO 部分。

https://www.infineon.com/dgdl/Infineon-AN86233_PSoC_4_and_PSoC_Analog_Coprocessor_LowPower_Modes_and...

 

问候,

罗汉

smartconx_target@Q!w2e3r4t5y6u7i8o9p0||/t5/PSoC-4/Regarding-connection-processing-for-PSoC4-unused-pins-at-low-power/m-p/680709

0 点赞
Translation_Bot
Community Manager
Community Manager
Community Manager

Rohan-san。

 

感谢您的回复。

 

但我的问题是关于 PSoC™之外的电路连接。

我知道未使用引脚的内部 EVAL_100W_DRIVE_CFD2 模式应设置为模拟高阻态。

 

考虑到这一点,你能再看看我的问题吗?

 

 

=======================

但是,将这种浮动连接过程更改为GND连接是否有可能有助于降低 POWER_DRILL2GO 消耗?

或者,即使将未使用的引脚悬空或将它们 MULTICH_CONNECT_PCB 到 GND,电流消耗是否保持不变?

=======================

 

 

最诚挚的问候。

YuMa

smartconx_target@Q!w2e3r4t5y6u7i8o9p0||/t5/PSoC-4/Regarding-connection-processing-for-PSoC4-unused-pins-at-low-power/m-p/680765

0 点赞
Translation_Bot
Community Manager
Community Manager
Community Manager

如果它们在内部设置为 High-Z,则物理引脚是接地还是浮动都无关紧要。

smartconx_target@Q!w2e3r4t5y6u7i8o9p0||/t5/PSoC-4/Regarding-connection-processing-for-PSoC4-unused-pins-at-low-power/m-p/680893

0 点赞
Translation_Bot
Community Manager
Community Manager
Community Manager

将未使用的引脚保持浮动状态通常是可以接受的,不会在正常操作中造成任何问题。 但是,将未使用的引脚接地 (GND) 可以在降低 POWER_DRILL2GO 消耗和电磁干扰 (EMI) 方面提供优势。

 

当引脚悬空时,它可以作为天线 EVAL_2K4W_ACT_BRD_S7 并从环境中拾取噪声,这可能导致 POWER_DRILL2GO 消耗增加和潜在的 EMI 问题。 将未使用的引脚连接到GND有助于降低这种噪声并降低 POWER_DRILL2GO 消耗。

 

根据 CY8C4045AZI-S413 PSoC™ 4 器件的数据表,GPIO 引脚可以配置为在不同的模式下工作,包括仅输入模式,其中引脚为高阻抗,可以悬空或连接到 GND。 使未使用的引脚悬空或将其连接到 GND 不会对器件的 POWER_DRILL2GO 消耗产生显着影响。

 

但是,在低 应用中,仍建议将未使用的引脚MULTICH_CONNECT_PCB POWER_DRILL2GOGND,以最大限度地降低噪声和潜在的EMI问题。这在敏感应用中尤为重要,因为每一毫瓦的 POWER_DRILL2GO 消耗都很重要。

 

总之,虽然 CY8C4045AZI-S413 PSoC™ 4 器件上未使用的引脚悬空不会对 POWER_DRILL2GO 消耗产生重大影响,但将它们连接到 GND 可以在降低噪声和 EMI 方面提供优势。 选择最终取决于您的应用程序的具体要求以及任何相关的设计指南或法规。

smartconx_target@Q!w2e3r4t5y6u7i8o9p0||/t5/PSoC-4/Regarding-connection-processing-for-PSoC4-unused-pins-at-low-power/m-p/680907

0 点赞
Translation_Bot
Community Manager
Community Manager
Community Manager

Dragontail-san。

 

感谢您的详细解释。

我明白。

 

最诚挚的问候。

YuMa

smartconx_target@Q!w2e3r4t5y6u7i8o9p0||/t5/PSoC-4/Regarding-connection-processing-for-PSoC4-unused-pins-at-low-power/m-p/682412

0 点赞