- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Hi Jenna-san,
I want to translate the following KBA into Japanese, please confirm to my work.
Thanks and regards,
Kiku
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Hi, Kiku-san
Confirm to work this KBA.
Thanks
Jenna
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Hi Jenna-san,
Thank you for your confirmation
I have translated the following KBA to Japanese.
_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/
【タイトル】
SPI NVSRAMのHOLD*ピンについて
【質問】
シリアルNVSRAMでHOLD*ピン(アクティブLow) がアサートされている際、ライン(シリアル入力SI、シリアル出力SO、
または クロックSCK) をLowにプルダウンする必要がありますか?
【回答】
HOLD*ピンをアサートするためには、最初にSCKをLowにする必要があります。
HOLD*ピンがアサートされる(Lowになる) と、シルアル転送は中断、または 一時停止され、進行中のSPI通信はリセットされません。
この状況下ではSIラインの入力は無視され、SOラインは高インピーダンス状態になります。
HOLD*信号がアサートされている間、SCKラインがトグルする場合があります。
中断されたSPI通信を再開するためにHOLD*信号をディアサート(Highになる) する場合、HOLD*をHighにする前にSCKをLowにする
必要があります。
_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/
Thanks and regards,
Kiku