- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Dear supporter
I want to translate the following KBA, please confirm to my work.
Analog Subsystem of CY8C62x4 Devices - KBA231245
Regards,
Nino
- Labels:
-
CY8C62x4
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Hi, Nino-san
Confirm to work this KBA.
Thanks,
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Dear Jenna
The following shows the translated version in Japanese.
Please confirm and double check it.
Regards,
Nino
CY8C62x4製品のアナログサブシステム - KBA231245
Version: *A
質問:
CY8C62x4製品のアナログサブシステムと他のPSoC 6製品と比較して違いは何ですか?
回答:
CY8C62x4製品には低電力アナログセンシングおよび同時サンプルアプリケーション用に設計された高度なアナログサブシステムが含まれています。以下の新しい機能があります:
- 同時サンプリング可能な2つのSAR ADC:3相ACモーターのフィールドオリエンテッド制御(FOC)およびRMSパワー測定のアプリケーションに役立ちます。
- 両方のSAR ADCはシステムディープスリープモードで動作可能です。この機能は、製品の残りのリソースがディープスリープの時に外部信号を定期的に測定される場合の低電力ソリューションを生成可能にします。ディープスリープモードでのSAR ADCはデューティーサイクル方式で動作します。変換を開始するためのトリガを待つ間はオフを保ちます。トリガにより、変換プロセスは開始され、完了すると電力効率向上のためSAR ADC電源は再びオフします。
ディープスリープモードを可能にするために、以下の追加機能が含まれます。
- SAR ADC を実行するクロック ソースの 1 つとして低電力オシレーター (LPOSC) を備えたディープスリープクロックドメイン
- SAR ADCに定期トリガを生成するための16ビットタイマー
- SAR ADCの結果をストアし、かつCPUをウェイクアップする特定の条件で割込みを生成するために含まれる64サンプル-ディープFIFO。各SAR ADCにはチェーン接続できる自身のFIFOがあります。
- SAR ADCはトリガ毎に複数回スキャンするように構成できます。
- CTBm オペアンプはSAR ADCに関して独自にデューティーサイクルを設定できます。SAR ADCとシステムスリープモードでデューティーサイクルを実行すると、SAR ADCと同期し、その結果、消費電力が削減されます。
- CTBm オペアンプポンプクロックは、オペアンプの入力電圧幅を広げるために、システムディープスリープモードで有効にできます。
以下の表はアナログクロックに関して、PSoC CY8C62x4、およびその他のPSoC 6 MCU製品の利用可能な機能の概要を示します。
機能 |
PSoC CY8C62x4 |
他のPSoC 6 MCU 製品* |
SARADCの数 |
2 |
1 |
最大サンプリングレート |
2Msps |
1Msps/2Msps** |
システムディープスリープモードでのSAR ADC |
Yes |
No |
FIFO |
Yes |
No |
SAR ADC専用タイマー |
Yes |
No |
低電力オシレーター (LPOSC) |
Yes |
No |
トリガー毎に設定可能なスキャン数 |
Yes |
One scan per trigger or continuous scan |
システムディープスリープモードでのアナログリファレンス |
Yes |
Yes |
システムディープスリープモードでのCTBmオペアンプ |
Yes |
Yes |
システムディープスリープモードでのアクティブなCTBmオペアンプクロック |
Yes |
No |
システムディープスリープモードでの連続時間DAC(CTDAC)出力ホールド |
Yes |
Yes |
* デバイスファミリの一部は、特定の機能を含んでいない場合があります。
** 最大サンプリングレートは製品ファミリに依存します。
詳細はDevice Datasheets およびTechnical Reference Manuals を参照ください。
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Hi, Nino-san
Thank you for your submission, it will be release to web.
You will be rewarded at the end of program.
Thanks,
Jenna