Static Timing Analysis

Project : Bootloader01
Build Time : 04/29/20 12:47:27
Device : CY8C4248LQI-BL583
Temperature : -40C - 85C
VDDA_1 : 3.30
VDDA_CTB : 3.30
VDDD_0 : 3.30
VDDIO_0 : 3.30
VDDIO_1 : 3.30
VDDIO_2 : 3.30
VDDR_BGLS : 3.30
VDDR_HF : 3.30
VDDR_HLS : 3.30
VDDR_LF : 3.30
VDDR_SYN : 3.30
Voltage : 3.3
Expand All | Collapse All | Show All Paths | Hide All Paths
+ Timing Violation Section
No Timing Violations
+ Clock Summary Section
Clock Domain Nominal Frequency Required Frequency Maximum Frequency Violation
CyECO CyECO 24.000 MHz 24.000 MHz N/A
CyHFCLK CyHFCLK 32.000 MHz 32.000 MHz N/A
I2C_Slave_SCBCLK CyHFCLK 1.600 MHz 1.600 MHz N/A
CyILO CyILO 40.000 kHz 40.000 kHz N/A
CyIMO CyIMO 32.000 MHz 32.000 MHz N/A
CyLFCLK CyLFCLK 40.000 kHz 40.000 kHz N/A
CyRouted1 CyRouted1 32.000 MHz 32.000 MHz N/A
CySYSCLK CySYSCLK 16.000 MHz 16.000 MHz N/A
I2C_Slave_SCBCLK(FFB) I2C_Slave_SCBCLK(FFB) 1.600 MHz 1.600 MHz N/A